

# Σχεδίαση Ψηφιακών Συστημάτων

Ακαδ. Έτος 2020-2021, Εαρινό Εξάμηνο

# <u>Εργασία 2 (15%)</u>

→ Ημερομηνία παράδοσης: Πέμπτη 31 Μαΐου 2021, 11.55μμ ←

### Ανάλυση Εργασίας

**Στόχος** της  $2^{ης}$  Εργασίας είναι ο *ιεραρχικός* σχεδιασμός κυκλώματος που θα υλοποιεί μια Αριθμητική και Λογική Μονάδα (**Arithmetic Logic Unit – ALU**) στο Quartus.

Η ALU εκτελεί **αριθμητικές πράξεις** όπως πρόσθεση και αφαίρεση (σε σύστημα συμπληρώματος ως προς 2) και **λογικές πράξεις** όπως AND και OR. Στα πλαίσια της εργασίας θα πρέπει να υλοποιηθεί μια ALU η οποία θα μπορεί να εκτελεί τις ακόλουθες πράξεις σε σήματα των 16-bits:

- Αριθμητικές πράξεις (με έλεγχο υπερχείλισης):
  - ο Πρόσθεση (ADD)
  - ο Αφαίρεση (SUB)
- Λογικές πράξεις:
  - ο Σύζευξη (AND)
  - ο Διάζευξη (OR)
  - Αποκλειστική διάζευξη (XOR)
  - ο Αντίθετο της διάζευξης (NOR)
  - ο Αντίθετο της σύζευξης (NAND)

Η σχεδίαση θα πρέπει να γίνει **ιεραρχικά**, με χρήση υποκυκλωμάτων (components). Στο  $1^o$  μέρος της εργασίας θα υλοποιηθεί μία **ALU για σήματα του 1-bit**. Στο  $2^o$  μέρος της εργασίας, η ALU του 1-bit θα χρησιμοποιηθεί ως component για την υλοποίηση της **ALU των 16-bits** που αποτελεί το τελικό ζητούμενο της εργασίας. Στη συνέχεια εξηγούνται αναλυτικά τα **βήματα** για τη σχεδίαση και υλοποίηση της ALU.

## Μέρος 1° – Σχεδίαση και υλοποίηση της 1-bit ALU

#### 1. Υλοποίηση ενός κομματιού (slice) της 1-bit ALU για τις πράξεις AND, OR και πρόσθεση (ADD)

Λογικές πράξεις **AND** και **OR**: Η λογική μονάδα του 1-bit για το AND και το OR μοιάζει με αυτή της εικόνας 1. Ο πολυπλέκτης στα δεξιά επιλέγει το (a AND b) αν το bit ελέγχου Operation=0 ή το (a OR b) αν Operation=1, όπου a, b σήματα του 1 bit.



Εικόνα 1: Βασική λειτουργία ΑΝΟ και ΟR με πολυπλέκτη

Αριθμητική πράξη πρόσθεσης: Ένας αθροιστής πρέπει να έχει 2 εισόδους 1-bit για τους τελεστέους και μια έξοδο 1-bit για το άθροισμα. Πρέπει να υπάρχει μια δεύτερη έξοδος για να μεταβιβάζεται το κρατούμενο, που ονομάζεται CarryOut (Έξοδος κρατουμένου). Προκειμένου ο αθροιστής να μπορεί να χρησιμοποιηθεί ως component για την άθροιση αριθμών περισσότερων bits, χρειάζεται να μπορεί να διαχειρίζεται και κρατούμενο ως είσοδο, οπότε πρέπει να συμπεριληφθεί και μια 3<sup>n</sup> είσοδος CarryIn (Είσοδος κρατουμένου). Η εικόνα 2 δείχνει τον αθροιστή που περιγράψαμε.



Αυτός ο αθροιστής ονομάζεται **Πλήρης Αθροιστής** (full adder). Ονομάζεται επίσης αθροιστής (3,2) επειδή έχει 3 εισόδους και 2 εξόδους.

Εικόνα 2: Πλήρης αθροιστής

Οι συναρτήσεις εξόδου (για τα Sum και CarryOut) μπορούν να εκφραστούν ως λογικές εξισώσεις άρα και με λογικές πύλες. Όπως γνωρίζουμε, κατά την πράξη της άθροισης, προκύπτει κρατούμενο (**CarryOut**) όταν ισχύει η ακόλουθη λογική εξίσωση:

CarryOut = (b • CarryIn) + (a • CarryIn) + (a • b), την οποία μπορούμε να αναπαραστήσουμε ως εξής:



Εικόνα 3: Τμήμα του αθροιστή για την υλοποίηση του σήματος CarryOut.

Η έξοδος **Sum** παίρνει την τιμή 1, όταν ακριβώς μία είσοδος έχει τιμή 1 ή όταν και οι τρεις είσοδοι έχουν τιμή 1. Δηλαδή:

$$Sum = \left(a \bullet \overline{b} \bullet \overline{\text{CarryIn}}\right) + \left(\overline{a} \bullet b \bullet \overline{\text{CarryIn}}\right) + \left(\overline{a} \bullet \overline{b} \bullet \overline{\text{CarryIn}}\right) + \left(a \bullet b \bullet \overline{\text{CarryIn}}\right)$$

Το κομμάτι (slice) της 1-bit ALU που έχει δημιουργηθεί από το συνδυασμό των λειτουργιών του αθροιστή και των λογικών AND και OR φαίνεται στην εικόνα 4.



Εικόνα 4: Μια ALU του 1-bit που εκτελεί τις πράξεις AND (operation=0), OR (operation=1) και ADD (operation=2)

### 2. Προσθέτοντας στην ALU μας την αφαίρεση (SUB) και τις λογικές πράξεις NOR και NAND

Αντί για αφαίρεση, προσθέτουμε το συμπλήρωμα ως προς 2 του αφαιρετέου! Για να βρούμε το συμπλήρωμα ως προς 2 ενός αριθμού, αντιστρέφουμε κάθε bit (συμπλήρωμα ως προς 1) και μετά προσθέτουμε 1. Για να αντιστρέψουμε κάθε bit, προσθέτουμε ένα πολυπλέκτη 2-σε-1 που επιλέγει ανάμεσα σε b και  $\overline{b}$  όπως φαίνεται στην παρακάτω εικόνα.



Εικόνα 5: Μια ALU του 1-bit που εκτελεί τις πράξεις AND, OR και πρόσθεση των  ${\bf a}$  και  ${\bf b}$  ή των  ${\bf a}$  και  $\bar{b}$  (αφαίρεση).

Θέτοντας Binvert = 1 (δηλ. επιλέγοντας το  $\overline{b}$ ) και CarryIn = 1, πραγματοποιείται **αφαίρεση**, προσθέτοντας το συμπλήρωμα ως προς 2 του b στο a, αλλιώς πραγματοποιείται πρόσθεση του b στο a.

Λογική πράξη NOR: Σύμφωνα με το θεώρημα De Morgan  $\overline{x+y}=\overline{x}\cdot\overline{y}$ 

Άρα αφού έχουμε το AND και το NOT b χρειάζεται να προσθέσουμε αντίστοιχα και το NOT a.

Επιλέγοντας το a (Ainvert= 1) και το b (Binvert = 1) ως εισόδους στην πύλη AND, παίρνουμε το a NOR b.

<u>Για την υλοποίηση της πράξης NAND:</u> Σύμφωνα με το θεώρημα De Morgan  $\overline{x \cdot y} = \overline{x} + \overline{y}$ 

Επιλέγοντας το  $\overline{a}$  (Ainvert = 1) και το  $\overline{b}$  (Binvert = 1) ως εισόδους στην πύλη OR, παίρνουμε το a NAND b.



Εικόνα 6: Μια 1-bit ALU που εκτελεί τις πράξεις AND, OR, NAND, NOR και πρόσθεση/αφαίρεση.

## 3. Προσθέτοντας στην ΑLU μας τη λογική πράξη ΧΟR

Τέλος προσθέτουμε μια επιπλέον πύλη ΧΟR στην 1-bit ALU μας και επεκτείνουμε τον πολυπλέκτη που παράγει το τελικό αποτέλεσμα για την υλοποίηση και της **πράξη ΧΟR** (Εικόνα 7).



Εικόνα 7. Η τελική μορφή της 1-bit ALU που υλοποιεί όλες τις απαιτούμενες πράξεις.

# Μέρος 2° - Υλοποίηση ιεραρχικής ALU των 16-bits με slices της 1-bit ALU

Στην **Εικόνα 8** φαίνεται μια ALU των 16-bits βασιζόμενη στη διαδοχική σύνδεση 16 slices της 1-bit ALU. Στην 16-bits ALU το CarryOut του κάθε slice γίνεται CarryIn για το επόμενο slice (π.χ. το CarryOut της ALU0 γίνεται CarryIn για την ALU1, το CarryOut της ALU1 γίνεται CarryIn για την ALU2, κ.ο.κ.), δηλαδή για την πράξη της άθροισης/αφαίρεσης υλοποιείται *αθροιστής διάδοσης κρατουμένου (ripple carry adder*).

Το αποτέλεσμα της εκτελούμενης κάθε φορά πράξης εξάγεται στο **Result0..Result15**. Πρέπει όμως κάπως η ALU να ειδοποιήσει το σύστημα για πιθανή **υπερχείλιση**. Υπερχείλιση συμβαίνει όταν το αποτέλεσμα της πράξης που εκτελεί η ALU είναι μεγαλύτερο από τους τελεστέους (στην περίπτωσή μας μεγαλύτερο από 16 bits). Το αν προκύπτει ή όχι υπερχείλιση μπορεί να ελεγχθεί βάση του τύπου: Overflow =  $c_{n-1} \oplus c_n$ 

Προσοχή: ο έλεγχος υπερχείλισης έχει νόημα μόνο για τις αριθμητικές πράξεις που εκτελεί η ALU.



Εικόνα 8: Μία 16-bits ALU σε ιεραρχική σύνδεση με ripple carry που υποστηρίζει έλεγχο υπερχείλισης

Προκειμένου να μπορεί να χρησιμοποιηθεί η 16-bits ALU, χρειαζόμαστε ένα κύκλωμα ελέγχου με το οποίο θα ορίζεται κάθε φορά ποια πράξη εκτελεί η ALU στα 16-bits σήματα εισόδου της.

Το **κύκλωμα ελέγχου (Control Circuit)** ορίζει τις πράξεις που θα γίνουν από την ALU με βάση τους *κωδικούς λειτουργίας (opcode)* που παρουσιάζονται στον *Πίνακα* 1. Ανάλογα με την πράξη που θέλουμε να εκτελεστεί από την ALU (opcode), το Control Circuit δίνει τις τιμές στα Ainvert (1-bit), Binvert (1-bit), Carryln (1-bit) και Operation (2-bits), τα οποία δίνονται ως είσοδοι στην ALU όπως φαίνεται στο σχήμα της εικόνας 8.

| ПРАЕН | OPCODE | Operation                         | Ainvert | Binvert | CarryIn |
|-------|--------|-----------------------------------|---------|---------|---------|
| AND   | 000    | 00                                | 0       | 0       | 0       |
| OR    | 001    | 01                                | 0       | 0       | 0       |
| ADD   | 010    | 10                                | 0       | 0       | 0       |
| SUB   | 011    | 10                                | 0       | 1       | 1       |
| NOR   | 100    | 00                                | 1       | 1       | 0       |
| NAND  | 101    | 01                                | 1       | 1       | 0       |
| XOR   | 110    | 11                                | 0       | 0       | 0       |
|       | 111    | Δεν χρησιμοποιείται το opcode=111 |         |         |         |

Πίνακας 1: Η λειτουργία του Control Circuit

**Παρατήρηση**: Τα Ainvert, Binvert, Carryln και Operation αντιστοιχούν στα σήματα που φαίνονται στην **Εικόνα 7** για την 1-bit ALU.

#### Ζητούμενα

1. (Μέρος 1°) Χρησιμοποιήστε το λογισμικό Quartus, για να γράψετε πηγαίο κώδικα (πρόγραμμα) στη γλώσσα VHDL, ο οποίος να υλοποιεί το κύκλωμα της Εικόνας 7 (1 slice της 1-bit ALU) με structural τρόπο χρησιμοποιώντας components, με βάση την αναλυτική περιγραφή των συστατικών της ALU που σας δίνεται.

**Προσοχή**: σήματα εισόδου για την 1-bit ALU αποτελούν οι δύο 1-bit αριθμοί, τα Ainvert, Binvert, CarryIn και Operation, ενώ σήματα εξόδου το αποτέλεσμα της πράξης και το CarryOut.

Χρησιμοποιήστε την προσομοίωση λειτουργίας του λογισμικού Quartus για να αποδείξετε την ορθότητα της υλοποίησής σας για όλες τις πιθανές τιμές των a, b (σήματα του 1-bit) και τις πράξεις που υποστηρίζει. Φροντίστε ώστε το αποτέλεσμα της λειτουργικής προσομοίωσης να είναι εμφανές για όλες τις πράξεις. Σας συστήνουμε να τρέξετε τη λειτουργική προσομοίωση περισσότερες φορές, ώστε να φαίνονται καθαρά οι κυματομορφές, μπορείτε για παράδειγμα να τρέξετε μία προσομοίωση για τις πράξεις AND και OR, άλλη για τις πράξεις ADD και SUB κι άλλη για τις πράξεις NAND, NOR και XOR.

2. (Μέρος 2°) Χρησιμοποιήστε το λογισμικό Quartus, για να γράψετε πηγαίο κώδικα (πρόγραμμα) στη γλώσσα VHDL, ο οποίος να υλοποιεί το κύκλωμα της Εικόνας 8 (16-bit ALU) με structural τρόπο, χρησιμοποιώντας το κύκλωμα που υλοποιήσατε για το ζητούμενο 1, δηλαδή την 1-bit ALU, ως component.

**Προσοχή**: σήματα εισόδου για την 16-bit ALU αποτελούν μόνο οι δύο 16-bit αριθμοί και το opcode, ενώ σήματα εξόδου το αποτέλεσμα της πράξης και το overflow.

Χρησιμοποιήστε την προσομοίωση λειτουργίας του λογισμικού Quartus II για να αποδείξετε την ορθότητα της υλοποίησής σας για τις ακόλουθες περιπτώσεις (χωριστή κυματομορφή ανά περίπτωση):

- i. Πρόσθεση (ADD) και αφαίρεση (SUB) των a, b όπου:
  - a =0110110011001101
  - b =0010011100011100

Θεωρήστε την απλουστευμένη περίπτωση μη-προσημασμένων αριθμών

- ii. Λογικές πράξεις AND και OR των a, b όπου:
  - a =1011001100101101
  - b =1111010101010001
- iii. Λογικές πράξεις NAND, NOR και XOR των a, b όπου:
  - a =1001001100001010
  - b =0101010101010001

### Οδηγίες

Η σύνθεση των ομάδων παραμένει ίδια για όλες τις εργασίες. Εκπρόθεσμες εργασίες δε θα γίνουν δεκτές.

Θα παραδώσετε μέσω του eClass ένα αρχείο zip/rar, που θα ονομάσετε με τον αριθμό της ομάδας σας (π.χ. DSD-555.rar), το οποίο θα περιλαμβάνει:

- ένα **project** του Quartus για κάθε ένα από τα ζητούμενα 1 και 2.
- ένα **pdf αρχείο** το οποίο θα περιέχει τα στοιχεία (ονοματεπώνυμο, αριθμό μητρώου και email) των μελών της ομάδας, παρατηρήσεις και ό,τι άλλο θεωρείτε απαραίτητο σχετικά με την υλοποίηση των προβλημάτων. Συγκεκριμένα και για τα δύο ζητούμενα, το PDF θα πρέπει κατ' ελάχιστον να περιέχει:
  - ο τις κυματομορφές που προκύπτουν από τη λειτουργική προσομοίωση του κυκλώματος που υλοποιήσατε για όλες τις πράξεις που εκτελεί η ALU,
  - ο το αντίστοιχο RTL διάγραμμα.
- Προσοχή! Ο κώδικας VHDL θα πρέπει να περιλαμβάνει και επαρκή επεξηγηματικά σχόλια.